Altera Arria? V GX FPGA 入门套件包括您立即开发低成本 FPGA 应用所需要的全部硬件和软件。 它具有高清多媒体接口 (HDMI) 和串行数字接口 (SDI) 连接器。
FPGA
Arria V GX 5AGXFB3H4F35C5N
系统控制器:MAX V 5M2210ZF256C4N 设备
功率监控 GUI
8 通道模数转换器 (ADC)
非隔离电源导轨
通过并行闪存加载器 (FPP) 可实现快速被动并行 (PFL) x 16 模式
控制和状态寄存器
嵌入式 USB-Blaster II:MAX II EPM570GM100C4N 设备
HDMI 1.3 TX
4 x XCVR,2.7Gbps(通过电平移动器可实现最大值)和 270 MHz Tx 时钟 HDMI Tx 连接器
STMicroelectronics HDMI 电平移动器 STHDLS101T
电平移动 XCVR PCML 1.5V <-> TMDS 级别
DDC 和 HPD <-> 符合 HDMI 级别
数据通道速度高达 2.7Gbps;符合 HDMI 1.3
时钟通道速度高达 270MHz;足够支持 2.7Gbps 的数据传输率
HDMI 规格:时钟周期 = 10 x UI
SDI 3G
XCVR Tx/Rx 环路
2 x SMB 连接器(套件内不包括电缆)
速度高达 2.97 Gbps
采用 National Semiconductor 驱动器/接收器 LMH0384SQ/LMH0303SQx
XCVR refclk 需要 148.5MHz 和 148.35MHz ,以分别支持美国和欧式标准
采用 VCXO 进行精确调整,锁定至恢复的 CDR 频率
HSMC
8 x XCVR 速度高达 6.375Gbps
不符合 PCI Express(PCIe)HIP 引脚配置
4 x CMOS
8 x TX 和 9 x RX 差分接口,采用专用 Tx/Rx 通道
2 x 低电压差分信号 (LVDS) 时钟输入
2 x 差分时钟输出
I2C 总线
JTAG
最小电流支持:2A @3.3V,1A @12V
Si 5338 时钟发生器生成专用时钟域,用于 xcvr refclk
HSMC 环路,带 BTS GUI
SMA
XCVR Tx/Rx 通道
LVPECL 时钟输入
LVPECL 时钟输出
Si 5338 时钟发生器生成专用时钟域,用于 xcvr refclk
DDR3 SDRAM
Micron MT41J64M16LA-15E DDR3 SDRAM 8M x 16 x 8
两个设备:2 x 16 宽 = x32
BTS DDR3 SDRAM GUI,采用 Uniphy 和高性能 (HP) 控制器 II
SSRAM
512K x 36,18 Mb ISSI IS61VPS51236A
与闪存共享地址或数据
用户 IO
LCD 字符显示屏
4 x DIP 开关
3 x 按钮
4 x LED
配置
FPP x 16 模式
双闪存 512 Mbit Numonyx PC28F512P30BF (52MHz fMAX)
JTAG 管座
嵌入式 USB Blaster II
Cypress 微控制器 CY7C68013A 用作 USB PHY 2.0
MAX II 设备
以太网
10/100/1000 Base-T
RJ - 45 连接器,板载 LED 用于显示链路状态
Marvell Ethernet PHY 88E1111
需要来自 CLKIN 的 50MHz 时钟
环路和调试管座子卡、USB 电缆、75Ω SMB 视频电缆、以太网电缆、许可证,用于 Quartus II 软件(仅限 Windows 平台)的开发套件的版本 (DKE)。